Jag tragglar vidare med min logikapparat.
Jag stöter på patrull ibland, när jag inte förstår inkopplingen av vissa kretsar.
Nu är det en flip-flop jag behöver hjälp med.
Ingång 1D är förbunden med den inverterade utgången av 1Q.
Varför gör man på detta sätt?
Vad blir resultatet?
http://www.ti.com/lit/ds/symlink/sn74ls74a.pdf
SN74LS74AN Dual D-type flip-flop
- PHermansson
- EF Sponsor
- Inlägg: 4340
- Blev medlem: 22 december 2004, 00:46:38
- Ort: Särestad Grästorp
- Kontakt:
Re: SN74LS74AN Dual D-type flip-flop
Det blir en frekvensdelare? http://www.electronics-tutorials.ws/seq ... seq_4.html, en bit med på sidan.
Re: SN74LS74AN Dual D-type flip-flop
Ja visst sjutton är det återkopplat.
Det visade sig att ingången 1D inte är ansluten till något annat än den inverterade utgången 1Q.
Frekvensdelning med /2 måste det bli.
Dessutom borde det bli fin symmetri på tiderna låg/hög, oavsett hur ingående puls ser ut.
Tackar för hjälpen Hermansson.
Det var dessutom en väldigt bra sida du länkade till.

Det visade sig att ingången 1D inte är ansluten till något annat än den inverterade utgången 1Q.
Frekvensdelning med /2 måste det bli.
Dessutom borde det bli fin symmetri på tiderna låg/hög, oavsett hur ingående puls ser ut.
Tackar för hjälpen Hermansson.
Det var dessutom en väldigt bra sida du länkade till.