som beskriver en "Dead-Time generator" som ska se till att MOSFETarna
i en brygga inte är på samtidigt när en clk eller pwm signal kopplas
in , så får man helt enkelt en försening BARA på positivflank.
Vi har försökt med detta kod och andra lösningar men inte lyckats få
en AND-grind som orkar med +-3.6 vilt utsignal dvs Låg = -3.5 och Hög
= +3.5.
här är koden , jag tror att en nod saknas då PSpice klagar på att nod
1 "is floating"
.SUBCKT NEWDT CLK GU SU QL
+ PARAMS: DT=500ns VHIGH=5 VLOW=0 RS=10
* jag försökte lägga till detta men det blev mer fel: EBU 1 CLK {V(0)}
+ {VHIGH},{VLOW})}
* jag har testat tag bort raden ovan då den ger fel, saknas en ifsats ?
EBU2 4 SU VALUE = { V(1) }
RSU 4 GU {RS}
EBL 2 0 VALUE = {IF ((V(CLKB) > 800M) & (V(TD2)>800M),{VHIGH},{VLOW})}
RSL 2 QL {RS}
X1 CLK TD1 DL PARAMS: TD={DT}
X2 CLKB TD2 DL PARAMS: TD={DT}
X3 CLK CLKB INV
.ENDS
*********
.SUBCKT DL 1 2 PARAMS: TD=500nS
*
*k=GAIN TD = DELAY
RIN 1 0 1E15
E1 3 0 1 0 1
T1 3 0 2 0 Z0=1 TD={TD}
R1 2 0 1
.ENDS
**** 1 INPUT INVErTER ***
.SUBCKT INV 1 2
EB1 4 0 VALUE = { IF ( V(1)>800M, 0, 5)}
RD 4 2 100
CD 2 0 10P
.ENDS
för att se boken kolla här :
sid 73 74 (koden finns inte med i google books)
tack för din tid
