Hmm, jag kanske missförstår, men jag har ju en begränsning på Ib på 1mA eftersom outputen på FPGA:t inte får lastas mer än det.Mindmapper skrev: Med en transistor blir det betydligt bättre Vce-sat. Prova med den du hade först och öka Ib tills den bottnar.
Edit. Har du tänkt på att transistorn ska bottna redan vid ca 3V ut från kretsen. Och att du då har ca1,6V över resistorn.
OBS! Titta även på logiknivåerna för utsignaler från TTL-kretsar. Vad är 1'a resp 0'a? Då ser du att det löser sig med din 2V.
Vad betyder det första med att bottna? Jag tror jag har missförstått hela uträkningen, jag måste titta på det igen.
Ja, enligt TTL så är ju en logisk nolla = 0-0.8V och logisk etta = 2-5V. Betyder det att det är en "garanti" att TTL inte lämnar ut nån signal i området mellan nolla och etta?




