Halvledarbrytare för testsetup, lämplig lösning?

Elektronikrelaterade (på komponentnivå) frågor och funderingar.
blueint
Inlägg: 23238
Blev medlem: 4 juli 2006, 19:26:11
Kontakt:

Halvledarbrytare för testsetup, lämplig lösning?

Inlägg av blueint »

Behöver slå på och av TFT paneler (men ej backlighten) för att hitta rätt konfiguration för data strömmen. TFT paneler drivs oftast med 3,3V eller 5,0V. Stigtiden från 10% till 90% av Vcc bör vara mindre än 10 ms (exempel på sid 6 "Power and signals sequence").
Belastningen är inom området 180-1300 mA (exempel på sid 5 "Electrical characteristics" exempel sid 7 "Signal Electrical Characteristics" sid 1 "Electrical specification")

Summa summarum:
* Spänning: 3,3 - 5.0 [V]
* Ström: 0.180 - 1.300 [A]
* Tid: 0.010

Styrningen är från en 3,3V LVTTL (ev LVCMOS) utgång.

Så min fundering är vilken lösning som är bäst? NPN-transistor eller MOSFET, och isfall lämplig setup och komponent värden?
Vill ej har en relä lösning beroende på transienter å annat elskräp som uppkommer.

En hake är att spänningsfall över halvledaren får inspänningen att sjunka under minsta tillåtna spänning (tolerans 5-10%).
Testningen går till så att en FPGA slår på panelen, skickar data tillräckligt länge för att man ska hinna uppfatta ev resultat (1-2s?) och sedan slår av TFTn innan den hinner ta skada av felaktig data som t.ex. RGB bitar som skickas till Hsync etc..