Alltså minst en 500 ns puls från en AVR i 4 Mhz.
Vanlig diskret logik (74xxx/4xxx) har nog min tider på 50 ns eller mindre,
beroende på kretsfamilj och aktuell krets.
Så det ligger ca en 10 potens på "säkra sidan".
Sedan får man ta hänsyn till om signallinjerna är "lastade"
på någon annant sätt, t.ex kapacitivt eller med många (> 20 ?)
ingångar från andra kretsar. Då kan man få lite fördröjning som ett
par NOPs säkert tar hand om (hur man nu fixar det i C, men det är en
helt annan fråga...).