2xLVDS SDR till 1xLVDS DDR
Postat: 5 augusti 2016, 18:06:31
I ett system där jag har 8 databitar i form av 8 lvds par + klocka och strob (också lvds par) skulle jag vilja spara in på lite ingångar till en fpga. Datatakten är ca 300-400 Mbit/s.
Finns det något smart sätt att kombinera ihop två data bitar och få en double data rate signal där ena databiten ligger på rising edge och andra på falling?
Det finns ju kretsar för serialisering, men de flesta verkar ta typ mellan 7 och 16 bitar och generera en bitström på 2-3 Gbit/s. Enklare fpga klarar inte så snabba signaler utan speciella tranceiver-ingångar.
Finns det något smart sätt att kombinera ihop två data bitar och få en double data rate signal där ena databiten ligger på rising edge och andra på falling?
Det finns ju kretsar för serialisering, men de flesta verkar ta typ mellan 7 och 16 bitar och generera en bitström på 2-3 Gbit/s. Enklare fpga klarar inte så snabba signaler utan speciella tranceiver-ingångar.