Sida 1 av 1

FET trissa direkt till en uC ?

Postat: 19 juli 2005, 12:05:45
av Maze
Ska styra en FET transistor från ett IO ben på en PIC. Den kommer inte triggas i några höga frekvenser utan nån gång då och då. Har sök på forumet men det verkar finnas många lösningar och bud på vad som är bästa kopplingen.

Är det lämpligt med en resistor mellan pic och gate för att inte överlasta picen när kapacitansen i transistorn laddas upp ? Och behövs det en pulldown mellan gate och jord för att få transistorn strypt sen ? Tänkte använda en logikstyrd trissa.

Postat: 19 juli 2005, 12:29:59
av Fritzell
Om det inte är så jättehögfrekvens kanske man inte behöver någon pulldown.. men det skadar väl inte att trycka dit ett 10k motstånd om man ändå har ett över

Postat: 19 juli 2005, 12:48:19
av Icecap
Jag har sett att det nära nog alltid sitter ett motstånd mellan på minst 110 ohm. Jag har även erfarit att MOSFET som mötar sin skapare har en ovana att smälta ihop vilket gör att gaten plötsligt kan skicka ut en del ström.

Vid lägre frekvenser är det alltså en mycket bra idé att peta dit ett lämpligt motstånd, 470 ohm - 10K.

Vid högre frekvenser kan man börja räkna på laddningen, frekvensen men då har man oftast ett drivsteg mellan som ger helt andra villkor.

Postat: 19 juli 2005, 18:00:11
av sodjan
Vad gör pulldown motståndet för nytta ?
Utgången från en PIC är ju aktiv i båda "riktningarna" i alla fall.
(Utom någon enstaka pinne på vissa PICar som är OC...)

Postat: 19 juli 2005, 18:29:34
av Icecap
Inte pulldown, MELLAN PIC portpinne och gate.

Postat: 19 juli 2005, 19:29:02
av sodjan
Jo jag vet, men ändå föreslogs det tidigare i tråden, det var därför jag frågade...

Postat: 19 juli 2005, 21:17:36
av Icecap
Pulldown behövs ENBART om styrsignalen inte kommer långt nog net på eget bevåg och det gör det med PIC!

Alltså: Ingen pulldown!

Edit: tanketorsk! En pullup eller down kan behövas för att säkerställa pinnens läge innan initialiseringen är utförd men det är den specifika funktionen som får avgöra.