Testade ett enkelt schema på en frekvensdelare med en D-vippa, se skärmklippet.
Oftast ingår multipla vippor i en IC-kapsel. Kan man på ett listigt sätt utnyttja funktioner tillgängliga i en kapsel för att "enabla/disabla" den önskade delningen med två, alternativt följa ingångens signal? I det bifogade schemat använder jag för detta ändamål en XOR-funktion, men enbart som illustration. Onödigt med en extra kapsel för bara XOR-funktioner.
Visst går det med en mekanisk omkopplare att välja omkoppling, men elegantare vore med en digital metod.
Önskar förslag på implementering med CMOS-40serien, typ 4013, 4042 eller vad som är lämpligast.
Önskar höra vilken enkel digital simulator ni rekommenderar, hittade denna i all hast.
Laddade ner en logiksimulator:
https://sourceforge.net/projects/digitalcircuitdesign/
https://kent.dl.sourceforge.net/project ... gn/DLD.rar
Frekvenshalverare med CMOS - Tips?
Frekvenshalverare med CMOS - Tips?
Du har inte behörighet att öppna de filer som bifogats till detta inlägg.
Re: Frekvenshalverare med CMOS - Tips?
Om det är ok med 74HC-serien så passar nog en 74HC151 till det du vill ha.
Annars är det 4051, 4052 och 4053 i CMOS 4000-serien som passar.
Annars är det 4051, 4052 och 4053 i CMOS 4000-serien som passar.