Bygge av transistortestare
Postat: 31 augusti 2016, 00:36:48
Hej!
I den här tråden kommer jag sparka liv i ett sedan tre år tillbaka vilande projekt.
Allt är enligt min nya devis dvs att försöka få färdigställt alla mina 36 projekt (varav runt 10 är färdiga och runt 10 nästan färdiga) utan att dra på mig fler.
Lustigt nog har jag inte ens skapat en tråd för detta projektet trots att det nästan är klart.
Jag bestämde mig dock idag för att eliminera +/-5V som matning och istället för att köra HC-MOS så har jag gått över till 4000-serien.
All styrelektronik kommer matas med +/-12V (inklusive digitala kretsar) detta för att jag önskar kunna köra på en av dom 12V AC/AC adaptrar jag har liggandes och skräpandes.
Eftersom min transistortestare avses kopplas till ett oscilloskop för visning av I/V-kurvorna så skippar jag, i detta unika fallet, batteridrift (+/-9V).
Dock har jag bestämt mig för att kunna testa effekttransistorer vid minst 24V/5A och jag vet inte riktigt hur jag ska lösa det än.
Linjärt går men det blir nästan ofattbart klumpigt med typ 300VA's trafo (ty +/-24V/5A önskas även om båda lindningarna faktiskt aldrig körs samtidigt kommer jag nu på, ni ser vad man lär sig av att bara skriva ner tankarna ).
Men linjärt har man också ett annat problem, rippel och dom enorma kondingar som behövs, man kan dock öka spänningen typ 5V och låta det rippla, vid 5A krävs då "bara" 10mF för 5Vpp rippel har jag räknat ut men sen ska detta serieregleras och 5A regulatorer haglar det ju inte direkt av, även om jag kan knepet med tre trissor
Nej, jag tror jag satsar på SMPS istället, egentligen räcker det faktiskt med en för man kör antingen NPN- eller PNP-test och fet brytare bara även om man kanske kan lära sig bryta i strömlöst tillstånd...?
Fast här faller en grej, på nåt fascinerande sätt håller min ordinarie och misslyckade KPS (Power Supply) på att utvecklas till ett komplett labbsystem, men dess KSU (Supply Unit) behöver soppa och tanken var att KTD (Transformer Device, en del av KPS) skulle förse KSU med soppa så ja, jag behöver två högeffekt matningsspänningar eller SMPS även om jag faktiskt normalt sätt bara drar (hög) ström från typ plus-utgången av KSU samtidigt som minus måste finnas pga OP.
Jag kommer således inte runt problemet, jag måste ha två SMPS.
Jag har en flummig plan på att fråga min Kina-kontakt om han kan skräddarsy en "stereo" 24V/5A åt mig men det lär kosta skjortan även om jag faktiskt har nytta av ett par i min planerade uppgradering av KFA (JFET Effektförstärkare, idag ynka 4W) också, fast just nu är jag osäker på vilken ström jag behöver där, misstänker 24V/12A...
MVH/Roger
PS
Schemat visar först en självsvängande inverterare (IC1a), denna signal integreras sedan i IC2a varvid IC1's fyrkantvåg görs om till en trekantvåg, denna signal är dock lite olämpligt inverterad och är dessutom symmetrisk runt noll och inte strängt större än noll vilket IC2b fixar till, dvs ut kommer en trekant mellan 0V och 5V.
IC3 är en dekadräknare och räknar således bara från 0 till 9 (tio tillstånd), denna räknare (4029) som jag bara råkat hitta är nog bland den mest universiella räknare jag någonsin skådat för den kan både räkna binärt och dekadmässigt, både räkna upp och ner samt har även preset för (asynkron) parallell laddning av utgångstillstånden (dessa pinnar är bortfiltrerade i ritningen), dessutom har den carry_out/in så man kan lätt kaskadkoppla räknare, fantastiskt!
IC3 verkar behöva, vilket jag just nu inte riktigt förstår, en invertering av IC1's utgång för att det ska funka, denna signal skickas i vilket fall in som klocka till IC3 vars utgångar kopplas in på en R2R-stege som D/A-omvandlar värdet och ger en trappstegsformad signal ut och in på IC2c som nivåanpassar till "TTL" fast med fel fas, IC2d vänder sen fasen och möjliggör kalibrering av bas/gate-nivån.
I den här tråden kommer jag sparka liv i ett sedan tre år tillbaka vilande projekt.
Allt är enligt min nya devis dvs att försöka få färdigställt alla mina 36 projekt (varav runt 10 är färdiga och runt 10 nästan färdiga) utan att dra på mig fler.
Lustigt nog har jag inte ens skapat en tråd för detta projektet trots att det nästan är klart.
Jag bestämde mig dock idag för att eliminera +/-5V som matning och istället för att köra HC-MOS så har jag gått över till 4000-serien.
All styrelektronik kommer matas med +/-12V (inklusive digitala kretsar) detta för att jag önskar kunna köra på en av dom 12V AC/AC adaptrar jag har liggandes och skräpandes.
Eftersom min transistortestare avses kopplas till ett oscilloskop för visning av I/V-kurvorna så skippar jag, i detta unika fallet, batteridrift (+/-9V).
Dock har jag bestämt mig för att kunna testa effekttransistorer vid minst 24V/5A och jag vet inte riktigt hur jag ska lösa det än.
Linjärt går men det blir nästan ofattbart klumpigt med typ 300VA's trafo (ty +/-24V/5A önskas även om båda lindningarna faktiskt aldrig körs samtidigt kommer jag nu på, ni ser vad man lär sig av att bara skriva ner tankarna ).
Men linjärt har man också ett annat problem, rippel och dom enorma kondingar som behövs, man kan dock öka spänningen typ 5V och låta det rippla, vid 5A krävs då "bara" 10mF för 5Vpp rippel har jag räknat ut men sen ska detta serieregleras och 5A regulatorer haglar det ju inte direkt av, även om jag kan knepet med tre trissor
Nej, jag tror jag satsar på SMPS istället, egentligen räcker det faktiskt med en för man kör antingen NPN- eller PNP-test och fet brytare bara även om man kanske kan lära sig bryta i strömlöst tillstånd...?
Fast här faller en grej, på nåt fascinerande sätt håller min ordinarie och misslyckade KPS (Power Supply) på att utvecklas till ett komplett labbsystem, men dess KSU (Supply Unit) behöver soppa och tanken var att KTD (Transformer Device, en del av KPS) skulle förse KSU med soppa så ja, jag behöver två högeffekt matningsspänningar eller SMPS även om jag faktiskt normalt sätt bara drar (hög) ström från typ plus-utgången av KSU samtidigt som minus måste finnas pga OP.
Jag kommer således inte runt problemet, jag måste ha två SMPS.
Jag har en flummig plan på att fråga min Kina-kontakt om han kan skräddarsy en "stereo" 24V/5A åt mig men det lär kosta skjortan även om jag faktiskt har nytta av ett par i min planerade uppgradering av KFA (JFET Effektförstärkare, idag ynka 4W) också, fast just nu är jag osäker på vilken ström jag behöver där, misstänker 24V/12A...
MVH/Roger
PS
Schemat visar först en självsvängande inverterare (IC1a), denna signal integreras sedan i IC2a varvid IC1's fyrkantvåg görs om till en trekantvåg, denna signal är dock lite olämpligt inverterad och är dessutom symmetrisk runt noll och inte strängt större än noll vilket IC2b fixar till, dvs ut kommer en trekant mellan 0V och 5V.
IC3 är en dekadräknare och räknar således bara från 0 till 9 (tio tillstånd), denna räknare (4029) som jag bara råkat hitta är nog bland den mest universiella räknare jag någonsin skådat för den kan både räkna binärt och dekadmässigt, både räkna upp och ner samt har även preset för (asynkron) parallell laddning av utgångstillstånden (dessa pinnar är bortfiltrerade i ritningen), dessutom har den carry_out/in så man kan lätt kaskadkoppla räknare, fantastiskt!
IC3 verkar behöva, vilket jag just nu inte riktigt förstår, en invertering av IC1's utgång för att det ska funka, denna signal skickas i vilket fall in som klocka till IC3 vars utgångar kopplas in på en R2R-stege som D/A-omvandlar värdet och ger en trappstegsformad signal ut och in på IC2c som nivåanpassar till "TTL" fast med fel fas, IC2d vänder sen fasen och möjliggör kalibrering av bas/gate-nivån.