Jag har börjat tänka mer på det här projektet.
Jag är mycket okunnig inom datorvärlden så det bästa och mest intressanta/överkomliga för mig är att hålla det enkelt.
Jag vill alltså ha samplingsfunktionen i skåpet, tycker mest det är en rolig om än något onödig funktion.
Så för att komma igång med nåt så vill jag börja där det märks (och jag kan laborera).
Jag vill börja med att bygga FIFO-läsaren.
Allra först vill jag ha datat på RS232-form, jag har precis hittat en billig och bra manick som kan konvertera signalen till USB då jag inte har nån annan typ av port på min laptop.
Jag har hittat denna:
http://www.miniinthebox.com/sv/rs232-ti ... rm=2.3.5.0
Den kostar nu bara 50 spänn men generellt sett är liknande RS232/USB-adaptrar tämligen dyra vilket skulle dödat mitt projekt men så hittade jag denna så nu är det bara att köra på.
Eftersom jag måste kunna testa FIFO-läsaren på nåt sätt så är min plan att jag (manuellt) skall kunna skriva till minnet, sen vill jag kunna ställa det "asynkrona" djupet som läses så att inte alla 1K data-adresser läses varje gång utan jag kan testskriva kanske 10 byte och sen läsa dessa 10 byte.
För det behöver jag lite DIP-switchar som sätter ett nedräknar-värde på en räknare för antalet data (detta behövs bara vid läsning) vid skrivning nyttjas återigen DIP-switchar som då är kopplade till en 3-state buskrets där man mha en brytare kan välja om man vill läsa eller skriva (i fallet skrivning aktiveras /W samtidigt med OE för buskretsen och DIP-värdet ligger på FIFOs databus, i fallet läsning disablas OE och FIFOs databus bara passerar vidare till i princip RS232.kretsen samtidigt som /R aktiveras)
Förutom att kunna ställa /R och /W måste /CLR också kunna ställas, vad jag förstått om /CLR så är det bara en adresspekare som pekas om till början av minnet, troligtvis kan /W och /R signalerna genereras av en gemensam brytare.
MVH/Roger